Can ad9984a output 16bit bt1120 data ?
I am using ad9984AEBZ, please provide a DVP Eval board XML file, I am using DVP Eval Latest Source 10-14-11.exe
No New board Found when I update board, I found XML file on FTP version is 1.0.0, the inside example is 1.1.1 version
Can someone help me ?
Hi,
Eval board files are available at https://ez.analog.com/video/w/documents/781/ad9984a-ad9983a-design-support-files
Note: BT1120 will use embedded time codes. However user may get 1120 timing by outputting AV-CODES and manually adjusting timings(SAV/EAV codes) to match the spec. BT.1120 specification covers HD video
Thanks,
Poornima
In below link,you can find How to upload/add new boards into DVP Evaluation Software?
https://ez.analog.com/video/w/documents/767/dvp-evaluation-software
Believe this would be helpful.
My demo board is working well .
And when I use YCbCr 4:2:2 DDR Embedded syncs in adv7511.
Which register needs to be configured in ad9984 to output a proper timing with embedded sync-on-green.
"In other systems, such as those that employ composite sync (Csync) signals or embedded sync-on-green"
To output YCbCr 4:2:2 DDR need to enable secondary channel in 0x1f register.
If either 4:2:2 or 4:4:4 DDR is selected, a secondary channel is available.This secondary channel is always 4:2:2 DDR. For more details refer page21 in AD9984a datasheet.
Your answer helped me a lot. But I can't find the register configuration ad9984a to output the embedded clock
These embedded sync register details are provided in ADV7511W programming guide( Section 4.3.6) at https://ez.analog.com/video/w/documents/779/adv7511w-design-support-files
Hi
Just setting adv7511? Does it need to set up ad9984a?
The output format from the AD9984A part should matches with ADV7511 . So you can do any sync configuration using anyone of the part.
SOGOUT pin outputs one of four possible signals,this can be controlled by using register 0x1D.By using this register you can control SOG timing.These register bits(0x1D—Bits[1:0] SOGOUT Select ) control what is output on the SOGOUT pin. Options are the raw SOG from the slicer (this is the unprocessed SOG signal produced from the sync slicer), the raw Hsync, the regenerated sync from the sync filter, which can generate missing syncs either due to coasting or drop-out, or finally the filtered sync which excludes extraneous syncs not occurring within the sync filter window. The power-up default setting is 0.
For more details refer Sync Processing on Page15 in AD9984A datasheet.
Note: When connected to an ac-coupled graphics signal with embedded sync, it produces a non-inverting digital output on SOGOUT. This is usually a composite sync signal, containing both vertical and horizontal sync information that must be separated before passing the horizontal sync signal for Hsync processing. When not used, this input should be left unconnected.
can you give me a default configure file to set up ad9984AEBZ board to output ycbcr422 signal with embedded sync. I've tried a lot of configurations ,but it's still not working properly
Have you configured as like below ? 98 1d 78 98 1f B2
Note: AD9984A does not have a color space converter.
#value #reg 0x00, // 0x00 0x89, // 0x01 0x80, // 0x02 0xE0, // 0x03 0x18, // 0x04 0x00, // 0x05 0x80, // 0x06 0x00, // 0x07 0x80, // 0x08 0x00, // 0x09 0x80, // 0x0A 0x00, // 0x0B 0x80, // 0x0C 0x00, // 0x0D 0x80, // 0x0E 0x00, // 0x0F 0x80, // 0x10 0x1C, // 0x11 0x08, // 0x12 0x20, // 0x13 0x0C, // 0x14 0x0A, // 0x15 0x04, // 0x16 0x04, // 0x17 0x00, // 0x18 0x2A, // 0x19 0x0A, // 0x1A 0x32, // 0x1B 0xFF, // 0x1C 0x78, // 0x1D 0x34, // 0x1E 0xB2, // 0x1F 0x07, // 0x20 0x20, // 0x21 0x32, // 0x22 0x14, // 0x23 0xA8, // 0x24 0xFD, // 0x25 0x46, // 0x26 0x50, // 0x27 0x8F, // 0x28 0x02, // 0x29 0x00, // 0x2A 0x00, // 0x2B 0x00, // 0x2C 0x08, // 0x2D 0x20, // 0x2E 0x00, // 0x2F 0xFF, // 0x30 0x96, // 0x31 0x0D, // 0x32 0x95, // 0x33 0xB0, // 0x34 0xF0, // 0x35 0x00, // 0x36 0x80, // 0x37 0x80, // 0x38 0x00, // 0x39 0x00, // 0x3A 0x2E, // 0x3B 0x0E, // 0x3C
0x14, // 0x00 0x00, // 0x01 0x18, // 0x02 0x00, // 0x03 0x00, // 0x04 0x00, // 0x05 0x00, // 0x06 0x00, // 0x07 0x00, // 0x08 0x00, // 0x09 0x01, // 0x0A 0x0E, // 0x0B 0xBC, // 0x0C 0x18, // 0x0D 0x01, // 0x0E 0x13, // 0x0F 0x25, // 0x10 0x37, // 0x11 0x00, // 0x12 0x00, // 0x13 0x00, // 0x14 0x01, // 0x15 0x71, // 0x16 0x03, // 0x17 0x06, // 0x18 0x62, // 0x19 0x04, // 0x1A 0xA8, // 0x1B 0x00, // 0x1C 0x00, // 0x1D 0x1C, // 0x1E 0x84, // 0x1F 0x1C, // 0x20 0xBF, // 0x21 0x04, // 0x22 0xA8, // 0x23 0x1E, // 0x24 0x70, // 0x25 0x02, // 0x26 0x1E, // 0x27 0x00, // 0x28 0x00, // 0x29 0x04, // 0x2A 0xA8, // 0x2B 0x08, // 0x2C 0x12, // 0x2D 0x1B, // 0x2E 0xAC, // 0x2F 0x04, // 0x30 0x03, // 0x31 0xE0, // 0x32 0x24, // 0x33 0x06, // 0x34 0x2F, // 0x35 0xE9, // 0x36 0x0F, // 0x37 0x00, // 0x38 0x43, // 0x39 0x80, // 0x3A 0x80, // 0x3B 0x10, // 0x3C 0x10, // 0x3D 0x40, // 0x3E 0x00, // 0x3F 0x80, // 0x40 0x10, // 0x41 0xF0, // 0x42 0x7E, // 0x43 0x79, // 0x44 0x70, // 0x45 0x00, // 0x46 0x00, // 0x47 0x00, // 0x48 0xA8, // 0x49 0x80, // 0x4A 0x00, // 0x4B 0x00, // 0x4C 0x00, // 0x4D 0x00, // 0x4E 0x00, // 0x4F 0x00, // 0x50 0x00, // 0x51 0x02, // 0x52 0x0D, // 0x53 0x00, // 0x54 0x10, // 0x55 0x00, // 0x56 0x00, // 0x57 0x00, // 0x58 0x00, // 0x59 0x00, // 0x5A 0x00, // 0x5B 0x00, // 0x5C 0x00, // 0x5D 0x00, // 0x5E 0x00, // 0x5F 0x00, // 0x60 0x00, // 0x61 0x00, // 0x62 0x00, // 0x63 0x00, // 0x64 0x00, // 0x65 0x00, // 0x66 0x00, // 0x67 0x00, // 0x68 0x00, // 0x69 0x00, // 0x6A 0x00, // 0x6B 0x00, // 0x6C 0x00, // 0x6D 0x00, // 0x6E 0x00, // 0x6F 0x01, // 0x70 0x0A, // 0x71 0x00, // 0x72 0x00, // 0x73 0x00, // 0x74 0x00, // 0x75 0x00, // 0x76 0x00, // 0x77 0x00, // 0x78 0x00, // 0x79 0x00, // 0x7A 0x00, // 0x7B 0x00, // 0x7C 0x00, // 0x7D 0x00, // 0x7E 0x00, // 0x7F 0x00, // 0x80 0x00, // 0x81 0x00, // 0x82 0x00, // 0x83 0x00, // 0x84 0x00, // 0x85 0x00, // 0x86 0x00, // 0x87 0x00, // 0x88 0x00, // 0x89 0x00, // 0x8A 0x00, // 0x8B 0x00, // 0x8C 0x00, // 0x8D 0x00, // 0x8E 0x00, // 0x8F 0x00, // 0x90 0x00, // 0x91 0x00, // 0x92 0x00, // 0x93 0xC0, // 0x94 0x00, // 0x95 0xE4, // 0x96 0x00, // 0x97 0x03, // 0x98 0x02, // 0x99 0x00, // 0x9A 0x18, // 0x9B 0x30, // 0x9C 0x61, // 0x9D 0x18, // 0x9E 0x00, // 0x9F 0x00, // 0xA0 0x00, // 0xA1 0xA4, // 0xA2 0xA4, // 0xA3 0x08, // 0xA4 0x04, // 0xA5 0x00, // 0xA6 0x00, // 0xA7 0x00, // 0xA8 0x00, // 0xA9 0x00, // 0xAA 0x40, // 0xAB 0x00, // 0xAC 0x00, // 0xAD 0x40, // 0xAE 0x16, // 0xAF 0x00, // 0xB0 0x00, // 0xB1 0x00, // 0xB2 0x00, // 0xB3 0x00, // 0xB4 0x00, // 0xB5 0x00, // 0xB6 0x00, // 0xB7 0x00, // 0xB8 0x00, // 0xB9 0xA0, // 0xBA 0x00, // 0xBB 0x00, // 0xBC 0x00, // 0xBD 0x00, // 0xBE 0x00, // 0xBF 0x00, // 0xC0 0x00, // 0xC1 0x00, // 0xC2 0x00, // 0xC3 0x00, // 0xC4 0x10, // 0xC5 0x16, // 0xC6 0x00, // 0xC7 0x02, // 0xC8 0x03, // 0xC9 0x00, // 0xCA 0x00, // 0xCB 0x02, // 0xCC 0x00, // 0xCD 0x01, // 0xCE 0x04, // 0xCF 0x30, // 0xD0 0xFF, // 0xD1 0x80, // 0xD2 0x80, // 0xD3 0x80, // 0xD4 0x00, // 0xD5 0x00, // 0xD6 0x00, // 0xD7 0x00, // 0xD8 0x00, // 0xD9 0x00, // 0xDA 0x00, // 0xDB 0x00, // 0xDC 0x00, // 0xDD 0x9C, // 0xDE 0x01, // 0xDF 0x80, // 0xE0 0x78, // 0xE1 0x00, // 0xE2 0x00, // 0xE3 0x60, // 0xE4 0x00, // 0xE5 0x00, // 0xE6 0x00, // 0xE7 0x00, // 0xE8 0x00, // 0xE9 0x00, // 0xEA 0x00, // 0xEB 0x00, // 0xEC 0x00, // 0xED 0x00, // 0xEE 0x00, // 0xEF 0x00, // 0xF0 0x00, // 0xF1 0x00, // 0xF2 0x00, // 0xF3 0x00, // 0xF4 0x75, // 0xF5 0x11, // 0xF6 0x00, // 0xF7 0x00, // 0xF8 0x7C, // 0xF9 0x7D, // 0xFA 0x00, // 0xFB 0x00, // 0xFC 0x00, // 0xFD 0x00, // 0xFE
here is my configuration files with signal ycbcr422 . It works just fine. but when I set up adv7551 0x15 as 'Input ID = 16, 20, 24-Bit YCbCr 4:2:2 (Embedded Syncs)', Its image is disconnected