• ADP1720和ADP3300的选择问题

    我需要驱动一个5V,30mA的负载,现在选了两个LDO用来驱动负载,分别是ADP1720和ADP3300,两个都是5V输出,50mA的电流输出,我想问这两个芯片的区别在哪,我的输入也是5V,要求输出纹波小,哪个芯片更符合要求,谢谢|

  • RE: 关于ADF4360-7输出的问题

    @adi_yu 您好,我们用ADF4360-9设计锁相环,ug-106给出的参考原理电路中(page 9 and 10)。VVCO和DVDD、AVDD分别用ADP3300-3供电,我们可不可以只用一个ADP3300-3给其供电?麻烦你了,谢谢啊

  • RE: ADF4360-9无输出信号

    另外,由于我们希望能够设计成比较精简的一个板子,而评估板采用两个ADP3300-3分别产生VDD和VVCO,我们可不可以去掉一个ADP3300-3,只用一个给VDD和VVCO供电?同时我看到评估板上,与芯片Pin23相连的R12电阻没有焊,那是不是意味着D5不需要进行上拉,直接与Pin23相连?拜托了,谢谢啊

  • RE: ADF4158评估板

    双电源的目的是用户可选择+5V和 +3.3V,二极管是为电池接反时保护ADP3300而设置的。

  • RE: ADF4360-4

    The PSRR equivalent for VCO's is called pushing.

    A high pushing figure on a VCO means a very low noise supply is required, whereas a low one means a noisier supply is OK. The upcoming CFTL-0147 uses the ADF4350 to give a specific example of the effect…

  • ADF4360-9 Schematic and PCB

    Hello, everyone, we now need to adopt ADF4360-9 to design the phase-locked loop. We refer to the schematic of the evaluation kit, which is ug-106 page 9 and page 10, but some places, we do not understand, first, power supply section, in the schematic

  • ADF4360-9原理图和PCB

    大家好,我们现在需要采用ADF4360-9进行锁相环设计,我们参考了评估板给出的原理图,也就是ug-106的第9页和第10页,但有些地方没有看懂,首 先是电源部分,原理图将USB正5V电压通过ADP3300-3产生VDD和VVCO电压,分别给DVDD、AVDD和VVCO供电,但很奇怪的是为何要 使用那么多的0欧电阻,如R1,R13,R24,R2和R27。另外,UG-106中第三页给出的PCB貌似和实物图不同,其中没有R39和D5,难道是 焊在背面?还有,在参考原理图和PCB中,三阶的环路滤波器部分的R10的位置应该如何选择…

  • ADF4360-9原理图和PCB

    大家好,我最近需要采用ADF4360-9进行锁相环设计,我们参考了评估板给出的原理图,也就是ug-106的第9页和第10页,但有些地方没有看 懂,首 先是电源部分,原理图将USB正5V电压通过ADP3300-3产生VDD和VVCO电压,分别给DVDD、AVDD和VVCO供电,但很奇怪的是为何要 使用那么多的0欧电阻,如R1,R13,R24,R2和R27。另外,UG-106中第三页给出的PCB貌似和实物图不同,其中没有R39和D5,难道是 焊在背面?还有,在参考原理图和PCB中,三阶的环路滤波器部分的R10的位置应该如何选择…

  • RE: 求助ADF4360-9与ADL5534的使用及设计方案问题?

    你好,我们现在需要采用ADF4360-9进行锁相环设计,我们参考了评估板给出的原理图,也就是ug-106的第9页和第十页,但有些地方没有看懂,首 先是电源部分,原理图将USB正5V电压通过ADP3300-3产生VDD和VVCO电压,分别给DVDD、AVDD和VVCO供电,但很奇怪的是为何要 使用那么多的0欧电阻,如R1,R13,R24,R2和R27。另外,UG-106中第三页给出的PCB貌似和实物图不同,其中没有R39和D5,难道是 焊在背面?同时,在参考原理图和PCB中,三阶的环路滤波器部分的R10的位置应该如何选择…

  • RE: ADF4158 PLL strange 'moving' spurs

    For the reference I'm using a 10 MHz TCXO from Connor-Winfield (D75A). It has a LVCMOS output with about 2.5ns/v slew rate but harmonics every 10 MHz up to GHz ! The design allows an external reference to be used via a splitter between the TCXO which…