Category: Software
Software Version: Version(x64): 17.1.7
TRANSLATION:
Dear Technical Support Team,
I am trying to simulate between USB and FPGA.
On the FPGA side, the rising and falling voltage values in the IBIS model are used as references and converted
into variable resistors for testing. At this time, the simulation result waveform is not displayed.
Please let me know how to avoid this.
Please see the attached file.
"IBIS_LTLINE_VZ.asc" and "IBIS_LTLINE_VZ_test.asc" in the unzipped folder,
First, check the PWL file "IBIS_LTLINE_VZ_test.asc" included in A7_Tr_VR.txt and A7_Tf_VR.txt. Everything is
fine until I assign the above output voltage (V(pulse)) to the variable resistor in IBIS_LTLINE_VZ.asc.
When I connect this output voltage to the LCR transmission line (connected labeled PULSE) and run the simulation,
the simulation does not progress at all.
テクニカルサポートチーム各位
USB と FPGA 間のシミュレーションを試みています。
FPGA 側では、IBIS モデルの立ち上がり電圧値と立ち下がり電圧値がリファレンスとして使用され、テスト用に可変抵抗器に変換されます。このとき、シミュレーション結果の波形は表示されません。
これを回避する方法を教えてください。
添付ファイルを参照してください。
解凍フォルダ内の「IBIS_LTLINE_VZ.asc」と「IBIS_LTLINE_VZ_test.asc」、
まず、 PWLファイルはA7_Tr_VR.txtと A7_Tf_VR.txtに同梱されている「IBIS_LTLINE_VZ_test.asc」を確認してください。IBIS_LTLINE_VZ.asc で上記の出力電圧 (V(pulse)) を可変抵抗に割り当てるところまでは問題ありません。この出力電圧を LCR 伝送ライン (ラベル PULSE を接続) に接続してシミュレーションを実行すると、シミュレーションがまったく進行しません。
SpiceIbisAurix7toFx3_pulsegen.zip
FPGA (ザイリンクス Artix-7) -TRANSLATION:
Xilinx Artix-7)
https://japan.xilinx.com/downloadNav/device-models/ibis-models/artix-series-fpgas.html
USB
よろしくお願いします、TRANSLATION:
thank you,
ttd
added translation
[edited by: GenevaCooper at 1:03 PM (GMT -4) on 22 Mar 2023]