ADI RF IC覆盖整个RF信号链,提供1000多款产品来满足您所有的RF系统设计需求。 从业界领先的RF功能块到高度集成的多功能解决方案,我们的RF IC提供高性能并且简化了无线系统的设计。 我们的RF IC配套我们世界领先的转换器,并且通过广泛的免费工具、在线支持社区和Circuits from the Lab参考电路来进行支持。
今年6月,ADI收购Hittite公司——一家以RF、微波和毫米波应用高性能集成电路、模块、子系统和仪表领域的创新设计公司及制造商,包括蜂窝、光纤和卫星通信,以及医学及科学成像、工业仪表、航空航天和防务电子。凭借近30年的经验和创新实践,Hittite在模拟、数字和混合信号半导体技术领域有着深厚的积淀,从器件级到完整子系统的设计和装配,覆盖面十分广泛。
现在,ADI正在推动业界RF采样向宽带应用发展,版主下面推荐的技术资料,希望对关注射频技术的筒子们有帮助!也欢迎大家分享手上的射频相关资料,一起打造射频最强技术帖!
中文技术文章
1. 剖析高速放大器/AAF/ADC接口
在使用有源前端放大器来驱动高速转换器时,设计抗混叠滤波器(AAF)可能并非易事。必须设计好,因为抗混叠特性可以防止目标频段以外的无用噪声进入带内。了解需要采用优良的AAF是任何高速模拟信号链设计取得成功的关键,但要设计性能符合要求的AAF,难点在细节方面。
2. 借助差分接口改善射频收发器设计性能
http://www.analog.com/library/analogDialogue/china/archives/45-07/differential_interfaces.html
传统收发器设计中,50 Ω单端接口广泛用于射频和中频电路。当电路进行互连时,应全部具有匹配的50 Ω输出和输入阻抗。然而在现代收发器设计中,差分接口常用在中频电路中以获得更好的性能,但实际设计过程中,工程师需要处理几个常见问题,包括阻抗匹配、共模电压匹配以及复杂的增益计算。了解发射机和接收机中的差分电路对优化增益匹配和系统性能很有帮助。
差分接口优势
差分接口有三大主要优势。首先,差分接口可抑制外部干扰和接地噪声。其次,它可以抑制偶次阶输出失真。这对于零中频(ZIF)接收机非常重要,因为出现在低频信号中的偶次阶成分无法滤除。第三,输出电压可达到单端输出的两倍,从而将给定电源上的输出线性度提高6 dB。
本文论述三种情况下的接口解决方案:ZIF接收机、超外差式接收机和发射机。这三种架构广泛用于射频拉远单元(RRU)、数字直放站和其他无线测试仪器中。
3. 灵巧划分在WiMAX射频中的应用
http://www.analog.com/zh/content/Smart_Partitioning_for_WiMAX/fca.html
4. 不断增强RF功率测量
http://www.analog.com/zh/content/Tightening_the_Screws_in_RF_Power_Measurement/fca.html
精确的RF功率管理是现代无线发射器的热点话题,从基站的功率放大器保护到移动应用中的延长电池使用时间,它都有很多的优点。RF功率监测器,比如对数放大器,允许RF功率测量系统在一个较宽的范围监控和动态调整发射功率。尽管近几年来功率监测的精度已经有了很大改进,但是对于像那些需要高功率发射的应用甚至受到0 dB功率监测误差微小变化变化引起的显著影响。因此促使不断提高检测器性能。
将对数放大器和温度传感器结合起来是一种可行的设计温度补偿方案,以显著减小RF功率管理中两项主要误差因素的作用——温度和制造工艺变化。在某些情况下,将温度补偿硬件集成到功率检测芯片中。
5. 考察JESD204B转换器协议的发展
http://www.analog.com/static/imported-files/zh/tech_articles/EEOL_2013DEC30_AMP_INT_TA_01_cn.pdf
JESD204标准适用于模数转换器(ADC)和数模转换器(DAC),主要用于提供一个通用的FPGA接口,但也可用于ASIC设计。
随着转换器分辨率和速度的提高,对于效率更高的接口的需求也随之增长。JESD204接口可提供这种高效率,较之其前代CMOS和LVDS产品在速度和尺寸上更有优势。采用JESD204的设计拥有更快的接口带来的好处,能与转换器更快的采样速率同步。此外,引脚数量的减少使得封装尺寸更小且布线数量更少,这些都让电路板更容易设计。
6. 高性能RF放大器
http://www.analog.com/static/imported-files/zh/product_selection_guide/RF_Amps_09_cn.pdf
7. 射频(RF)和微波仪器应用
http://www.analog.com/static/imported-files/zh/product_selection_guide/Analog_RF_cn.pdf
8. 选择合适的JESD204B转换器与FPGA配对
随着更多的模数转换器(ADC)和数模转换器(DAC)支持最新的JESD204B串行接口标准,出现了FPGA与这些模拟产品的最佳接口方式问题。
JESD204B接口针对支持更高速转换器不断增长的带宽需求而开发,以填补该空白。作为第三代串行数据链路标准,JESD204B提供更高的最大通道速率(每通道高达12.5 Gbps),支持确定延迟和谐波帧时钟。该接口借助兼容开放市场FPGA解决方案且可扩展的高性能转换器,可轻松传输大量待处理的数据。
9. 使用JESD204B同步多个ADC
11. RF IC选型指南
http://www.analog.com/static/imported-files/zh/product_selection_guide/RF_IC_Selection_Guide_cn.pdf
12. ADI技术指南合集——射频及高速器件
http://www.analog.com/static/imported-files/zh/tutorials/MT_high_speed_compilation.pdf