频率偏移校准

来自网友的提问;

对于AD9361上的给定频率偏移我们如何进入DCXO设置通过编程进行粗调和精调。 感谢指教。

Parents
  • 若要使用DCXO需在AD9361XTALPXTALN引脚间连接一个外部晶振(XO) 有效的晶体谐振频率范围是19 MHz50 MHz 必须是一个负载电容为10 pFAT切割基频模式晶振。

    通过调节AD9361中的电容可调节相应的DCXO频率以补偿XO频率容差和稳定性。 寄存器0x292[D5:D0]设定粗调电容值,寄存器0x293[D7:D0]0x294[D7:D3]设定精调电容值。 这三个寄存器共同控制DCXO频率。 DCXO的分辨率随粗调值而变化,最差情形分辨率为0.0125 ppm(粗调值为0时)。 同时使用粗调和精调,DCXO可以在±60 ppm范围改变频率。

    利用基准测试确定0x2920x294的标称DCXO调整值并用于初始化脚本。 这些标称值应在校准AD9361 BBPLL之前写入。 初始化后(编程、校准和锁定BBPLLRFPLL后),可随时写入DCXO值。

    AD9361的产品页中可以下载操作手册:

    http://www.analog.com/en/rfif-components/rfif-transceivers/ad9361/products/product.html


Reply
  • 若要使用DCXO需在AD9361XTALPXTALN引脚间连接一个外部晶振(XO) 有效的晶体谐振频率范围是19 MHz50 MHz 必须是一个负载电容为10 pFAT切割基频模式晶振。

    通过调节AD9361中的电容可调节相应的DCXO频率以补偿XO频率容差和稳定性。 寄存器0x292[D5:D0]设定粗调电容值,寄存器0x293[D7:D0]0x294[D7:D3]设定精调电容值。 这三个寄存器共同控制DCXO频率。 DCXO的分辨率随粗调值而变化,最差情形分辨率为0.0125 ppm(粗调值为0时)。 同时使用粗调和精调,DCXO可以在±60 ppm范围改变频率。

    利用基准测试确定0x2920x294的标称DCXO调整值并用于初始化脚本。 这些标称值应在校准AD9361 BBPLL之前写入。 初始化后(编程、校准和锁定BBPLLRFPLL后),可随时写入DCXO值。

    AD9361的产品页中可以下载操作手册:

    http://www.analog.com/en/rfif-components/rfif-transceivers/ad9361/products/product.html


Children
No Data