利用ADF4001实现10MHz锁相输出

      如图所示,要实现输入频率CLKIN和CLKIN_10M的 10MHz 锁相输出,CLKIN_10M为VCOCXO输出后经过其他电路处理后反馈回的10MHz,

PLL选用ADF4001,VCOCXO选用CONNOR WINFIELD的DOC020V-010.0M,利用ADIsimPLL软件如何来进行设计,主要为以下一些参数的计算设置。

比如:(1)0.1MHz的输入步进是否设置Phase Detector Freq=0.1MHz,  (2)VCOCXO的Control Voltage Range为0.3V-3V是否Charge Pump Vp=3V, (3)环路滤波器如何选择,有源还是无源,Loop bandwidth和Phase如何确定,(4)压控灵敏度Kv值根据什么来设置。

请各位大神详解,多谢。

Parents
  • 0
    •  Analog Employees 
    on Jan 28, 2014 12:29 PM

    您好!

    1,是的

    2,Vp为电荷泵供电电压,其范围为AVdd~6V,如果压控电压最大为3V,那么供电电压最小为3V,但应注意应大于AVdd

    3,对于环路滤波器的设计,带宽和相位裕度请见附件内文档

    4,压控灵敏度为VCO的调谐参数,具体请参考VCO数据手册。

    PLL_FAQV1.2.pdf
Reply
  • 0
    •  Analog Employees 
    on Jan 28, 2014 12:29 PM

    您好!

    1,是的

    2,Vp为电荷泵供电电压,其范围为AVdd~6V,如果压控电压最大为3V,那么供电电压最小为3V,但应注意应大于AVdd

    3,对于环路滤波器的设计,带宽和相位裕度请见附件内文档

    4,压控灵敏度为VCO的调谐参数,具体请参考VCO数据手册。

    PLL_FAQV1.2.pdf
Children
No Data