Post Go back to editing

关于ad9914 、24分频时钟sync_clk的问题

     1:我现在配置ad9914为program modulus模式,配置寄存器模式为并口模式(配置模式的四个管脚为“0000”)当把sync_clk使能至为'1'时,用示波器测得该时钟输出偏置在3.3v上,但幅度很小,只有300mv左右,请问这输出是正确的吗?像这种反馈时钟的电平标准是否是lvcmos3.3v电平标准?

     2:关于杂散问题。如现在ad9914的时钟为3.5GHz,输出500MHz的点频,其与二次谐波1GHz处的杂散为-48dBc,向右偏移1MHz,输出501MH后,再偏回500MHz的点频,此时其与二次谐波1GHz处的杂散变为-54dBc,请问出现这种现象是什么原因?即其杂散情况会变化。我外部的控制芯片为FPGA,是否是由外部的开关噪声引起的?

Parents
  • 不可能在1G以上保持3.3V COMS标准?SYNC_CLK的频率是主频的24分之一,那么3.36G的时候,SYNC_CLK是140MHz,我测试这时候的摆幅也不到400mV。

    如果1G以上的频率不能输出LVCMOS,那么怎么实现3.5G的采样率下的并行输入端口上的FTW/POW的输入??

Reply
  • 不可能在1G以上保持3.3V COMS标准?SYNC_CLK的频率是主频的24分之一,那么3.36G的时候,SYNC_CLK是140MHz,我测试这时候的摆幅也不到400mV。

    如果1G以上的频率不能输出LVCMOS,那么怎么实现3.5G的采样率下的并行输入端口上的FTW/POW的输入??

Children
No Data