我想使用贵公司的AD5460产生一个时钟,我想的得到的频率范围是1~100MHz,频率分辨率为1Hz,可以吗?
我想使用贵公司的AD5460产生一个时钟,我想的得到的频率范围是1~100MHz,频率分辨率为1Hz,可以吗?
AD9540最高输出频率655MHz, 分辨率2.33uHz
AD9540 集成了DDS和PLL,DDS最高工作速度为400MHz,即可以直接合成最高达160MH的信号。
谢谢您的解答,我要使用AD9540搭建一个ADC的采样时钟,使用Figure 34 Fractional-Divider Loop的电路,那么前后两个LPF怎么搭建呢?前一个应该是环路滤波器,后一个LPF是什么作用呢?还有VCO怎么选择?您能帮忙推荐一下电路吗?(Fractional-Divider Loop This loop offers the precise frequency
division (48-bit) of the DDS in the feedback path as well as the
frequency sweeping capability of the DDS. Programming the
DDS to sweep from 24 MHz to 25 MHz sweeps the output of
the VCO from 2.7 GHz to 2.6 GHz. The reference in this case is
a simple crystal (see Figure 34).)
AD9540的这个小数分频环路是联合使用了模拟锁相环和DDS,用DDS来实现PLL的反馈分频。两个滤波器的作用是不同的,VCO前面的滤波器是模拟锁相环的环路滤波器,其作用是产生稳定的控制电压给VCO. DAC后面的滤波器是抗混叠滤波器,其目的是滤除高次镜像信号,只选出其中的单音. 这两个滤波器结构设计可以参考AD9540的评估板原理图。模拟锁相环滤波器可以通过ADISimCLK仿真计算,抗混叠滤波器可以用ADS设计差分滤波器。
From: heizi99
Sent: Thursday, May 05, 2016 2:30 AM
To: Zhao, Yiming <Yiming.Zhao@analog.com>
Subject: 有關 about AD9540 的回覆已被標記為 有用
中文技术支持 <https://analog-ch.jiveon.com/?et=watches.email.outcome>
about AD9540
heizi99 <https://analog-ch.jiveon.com/people/heizi99?et=watches.email.outcome> 已經將其有關about AD9540<https://analog-ch.jiveon.com/thread/12210?et=watches.email.outcome> 的回覆標記為 有用。檢視完整的回覆<https://analog-ch.jiveon.com/message/31684?et=watches.email.outcome#comment-31684>