目前在调试一块AD9364的板子,设计参考demo板,上电后发现ADP1755的输出被抬高的1.48V左右,同时做了以下测试:
1 ADP1755的demo板通过电阻将输出分为5路,我每一路单独加电,输出正常,是1.3V.
2 ADP1755后端全部断开,输出正常1.3V.
3 外接稳压源到1.3V,测量电压也是正常。
问题有些无法理解,希望能尽快回复。
目前在调试一块AD9364的板子,设计参考demo板,上电后发现ADP1755的输出被抬高的1.48V左右,同时做了以下测试:
1 ADP1755的demo板通过电阻将输出分为5路,我每一路单独加电,输出正常,是1.3V.
2 ADP1755后端全部断开,输出正常1.3V.
3 外接稳压源到1.3V,测量电压也是正常。
问题有些无法理解,希望能尽快回复。
您好:
问题初步排查到晶振这里了
关于晶振这块的选择能否推荐一下,常见的温补都是3.3V供电,CMOS 或者CLIPPED sine wave波形。
我看手册说明时钟管脚内部有10K电阻并接10pf电容,这样的话是不是选用CLIPPED sine wave会更好一些,同时在晶振输出端和芯片时钟脚之间串接一个0.01uf电容。
另外如果选用COMS输出类型的晶振,时钟走线该如何设计?
你这个问题好像是各电压轨相互串扰,但不确定,能不能把画个框图看看?
请问ADP1755输出1.3V是使用固定输出版本还是可调输出版本?
另外,ADP1755输入电压是多少伏?是否稳定?
有没有原理图方便贴上来看看吗?