LTC6804芯片SPI唤醒的问题

你好,我想咨询下LTC6804芯片SPI唤醒的问题,初步打算采用4线SPI(ISOMODE=V-)。VREG的输入由LT3990芯片提供,芯片的EN/VVLO通过DRIVE驱动 实现LTC6804低功耗。
1,在手册 POWER CUMNSUMPTION 那个章节 里边写了ISO SPI接口供电是由 VREG提供的,,那四线SPI实现唤醒 他的供电是否与VREG有关系,即VREG为0是否可以唤醒四线spi电路 进而唤醒CORE电路?如果采用ISOMODE=VREG模式,在VREG=0即ISO SPI未供电的情况下 是不是可以通过串口IPA-IMA时序进行唤醒?
2,Wake up the Serial Interface 章节里,当PORT A 超过tidle时间未激活,SPI或者ISO SPI进入idle state。如果唤醒前VREG为0V,对四线SPI来说可以通过CSB 与SCK 时序满足要求是不是就可以对SPI唤醒,进一步唤醒CORE部分电路?如果LTC6804通过隔离方式与MCU进行隔离通信,仍然通过CSB SCK实现唤醒 有没有推荐的设计?
3,手册推荐的LT3990芯片 FIG29如果该芯片一直处于使能状态有什么影响吗,通过Table1 可以看出core电路处于sleep模式 VREG为0的情况下IV+消耗会偏高,LT3990芯片最终也是从电池上取电 推荐该芯片出了降低LTC6804 VREG的功耗的问题有什么其他考虑吗?
4,Fig1 LTC6804 operation state diagram 右边的框图给了 ISO spi的跳转,那么四线SPI跳转流程是否有区别?