对该芯片按照典型工作电路进行焊接,芯片采用串行三线编程工作方式,利用fpga给三线控制信号,LE,CLK ,数据d应该给怎样的时序才能让芯片产生步进延时,我按照芯片手册时序给出的时序如图,未能产生步进延时效果,clk为5MHz,迫切希望您能帮助解决,万分感谢。DOCX
请问你的型号是哪一个?建议按照手册时序图进行编写,应该就不会出问题。
请问你的型号是哪一个?建议按照手册时序图进行编写,应该就不会出问题。
型号为ds1123le-100
我们目前已经可以让其开始工作了,但是测试的时候发现每隔20us会出现一个我们不期望有的脉冲(下图蓝色的最左侧的脉冲)
输入脉冲周期为10us,脉宽40ns
时钟的不稳定和Q不连接会引起这种情况的出现吗
绿色脉冲是芯片输出参考信号,蓝色是输出信号
我们没有写读取Q的程序,直接写的D,也没有在D和Q之间串联电阻
对由FPGA产生的CLK进行测试时,发现其时钟不稳定,一直抖动,这个会不会是产生那个最左侧蓝色脉冲的原因
写FPGA 程序时,我直接写的D,没有对Q进行读取,
在测试FPGA给芯片的CLK时,发现输出的CLK不稳定,有抖动,这个会不会是产生下图最左侧蓝色脉冲的主要原因