ADF4002

利用ADF4002开发板,将VCO频率范围79~80MHz,以100kHz为间隔,与25MHz参考频率锁相。

SimPLL给出的系统设计参数、滤波器设计如下,VCO的相噪是我用频谱仪测的,确实不好。

在VCO的RF=75、100、125MHz处,能够稳定锁相,在设计范围79~80MHz却不能。

我想请专家解答一下,这个设计未达预期的原因是什么?谢谢~~

下图中,CH1是VCO信号,CH2是REF信号,CH3是环路滤波器控制电压。

(1)VCO=75MHz

(2)VCO=80MHz

(3)7980MHz之间锁相效果更差,见下图,其他频率也是下面这个效果