Post Go back to editing

多个HMC7044同步问题

你好,

        我需要咨询下多个HMC7044的同步问题,目前在硬件设计阶段。

        我有16块相同板卡,单板用到1个HMC7044,外部输入100M直接到芯片的OSCIN引脚,VCO到2.4G后再分频,附上ADsimCLK的配置图,电路图。

        目的是将16块板卡同步,100M时钟输入是同相位的,不要求输出零延时,只要求同步。

        目前再规格书中查询,有看到rfsync输入后片内D触发器,且相关在VCO侧上,是否意味我16块板卡的RFSYNC同时输入一个脉冲即可与现在100M输入同步上,因100M时钟是同相的。此外,这个是差分同步,还有一个单端同步,以上均有存疑。

        

        希望得到解答,以我目前设计情况,如何完成多板卡的同步,且相应硬件软件改动。谢谢

Parents
  • 我也有一个疑问,如果16张板卡接收到的100MHz时钟之间存在相位差,能否通过使RFSYNC同时输入一个脉冲实现16张板卡之间的同步,另外若16张板卡接收RFSYNC的传输路径也存在差异导致16张板卡接收RFSYNC也存在不同程度的延时,这种情况下怎样才能实现多张板卡的时钟同步?希望得到解答,谢谢

  • 我也有一个疑问,如果16张板卡接收到的100MHz时钟之间存在相位差,能否通过使RFSYNC同时输入一个脉冲实现16张板卡之间的同步

    答案是否定的,要求输入时钟同步。

    另外若16张板卡接收RFSYNC的传输路径也存在差异导致16张板卡接收RFSYNC也存在不同程度的延时,这种情况下怎样才能实现多张板卡的时钟同步?

    每个HMC7044内部都具有模拟延迟结构,可以通过编程调整延迟,因此输出之间的任何偏斜差异或任何线路长度的不相等都可以 在源头进行补偿。

Reply
  • 我也有一个疑问,如果16张板卡接收到的100MHz时钟之间存在相位差,能否通过使RFSYNC同时输入一个脉冲实现16张板卡之间的同步

    答案是否定的,要求输入时钟同步。

    另外若16张板卡接收RFSYNC的传输路径也存在差异导致16张板卡接收RFSYNC也存在不同程度的延时,这种情况下怎样才能实现多张板卡的时钟同步?

    每个HMC7044内部都具有模拟延迟结构,可以通过编程调整延迟,因此输出之间的任何偏斜差异或任何线路长度的不相等都可以 在源头进行补偿。

Children
No Data