关于HMC3716锁定时间和环路带宽的问题

最近使用HMC3716与HMC1164做了一个锁相源,运放使用AD8065,HMC1164的二分频输出经过五分频后给HMC3716,鉴相频率1092MHz,使用ADIsimPLL仿真,软件仿真环路可以设置到鉴相频率的十分之一(109MHz),此时仿真的锁定时间为10nS左右。但我实际做出来后,环路带宽大于1MHz后就非常容易失锁,大于2MHz时基本就不能锁定了,但用软件仿真1MHz环路的锁定时间将近15uS,时间太长了,我需要锁定时间小于1uS,请问HMC3716的环路带宽不能设置很宽么,是器件的问题还是我使用的问题,有什么办法解决么?

Parents
  • +1
    •  Analog Employees 
    on Feb 18, 2020 11:18 AM

    您好,感谢对ADI产品的关注。

    仿真使用的VCO和您实际使用VCO是相同的吗?或者KV是不是差不多,这个会影响您实际环路带宽。

    您可以将您的整个环路发来看一下,我们帮您进一步分析一下。

    在正确的设置下,带宽不大于十分之一PFD频率时,环路带宽越大,锁定时间越快。

Reply
  • +1
    •  Analog Employees 
    on Feb 18, 2020 11:18 AM

    您好,感谢对ADI产品的关注。

    仿真使用的VCO和您实际使用VCO是相同的吗?或者KV是不是差不多,这个会影响您实际环路带宽。

    您可以将您的整个环路发来看一下,我们帮您进一步分析一下。

    在正确的设置下,带宽不大于十分之一PFD频率时,环路带宽越大,锁定时间越快。

Children