ADI9520PLL时钟频率的问题

关于9520-4,我想用9520锁一个远端40Mhz左右的信号,出来产生相位相关的160M和40M两个信号。下图是ADIsimCLK软件生成的设计。有些问题不太明白:
1.如果将VCO的频率设成1.6Ghz,Vcp=5V,Icp=4.8ma。Kvco=35Mhz/V。这样的话,是不是VCO出来的频率只能是大于1.6Ghz。从1.6G到1.6G+35M*5=1.775Ghz,40分频后频率范围是40M~44.375Mhz。是不是远端的频率不能超出此范围?
2.如果远端的信号范围是38M~42M,是不是应该降低VCO频率到1.52Ghz?
3.在上电初始,没有输入信号的时候,VCO是不是会确定的输出1.6Ghz信号,还是会不定频率信号?