ADI 最新 PLL 产品大汇总

ADI 大约有 100 款 PLL 或 PLL VCO 产品,先科普下——

  • PLL 是指分立 PLL,即配合分立 VCO 使用的分立 PLL;
  • PLL VCO 是指将 VCO 和 PLL 功能集成在一个芯片中的产品。

两个系列,ADI 均有多款器件。今天版主推荐的都是 ADI 工程师们在一些演讲中重点介绍过的产品,既有针对最苛刻应用的器件,也有针对某些应用而进行折中的器件;有针对相位相干性优化的器件,也有一些特性允许您控制相位或同步各种PLL的相位。

  • ADF41020:18 GHz整数N分频PLL

ADF41020 是一个整数 N 分频 PLL,工作频率高达18 GHz。这意味着您可以使用高达 18 GHz 的任何 VCO,甚至一些有二分频输出之类的 VCO。我们可以使用 36 GHz 的 VCO,将二分频信号反馈到 PLL 芯片,并利用二分频信号锁定环路。所以这个 PLL 通过集成来支持更高频率的操作......请看产品框图,RF输入端有四分频功能,通过集成此预分频器,即无需任何外部预分频器,因此整体解决方案更小。

ADF41020  芯片详情:http://www.analog.com/cn/products/clock-and-timing/phase-locked-loop/integer-n-pll/adf41020.html

  • ADF4159:13 GHz直接调制/波形产生小数N分频频率合成器

ADF4159 是小数 N 分频 PLL,有非常高的频率分辨率,可以实现小于毫赫兹的分辨率。假如您试图用整数 N 分频 PLL来做到这一点,那么相位噪声性能会降低太多,而对于小数 N 分频架构,相位噪声性能不会降低......仍然能够获得极高的分辨率。ADF4159 的工作频率高达1 3 GHz,升级版本称为 ADF4169,其工作频率为 13.5 GHz。

ADF4159  芯片详情:http://www.analog.com/cn/products/clock-and-timing/phase-locked-loop/fractional-n-pll/adf4159.html

  • ADF4152HV : 5 GHz小数N分频PLL,内置高压电荷泵(30 V)

HV 代表高压。如果使用高压调谐范围 VCO(0~15 V),并使用传统PLL,那么需要一个运算放大器来提升 PLL 输出电压,而 ADF4152HV 恰好内置了运算放大器,该芯片的输出电压范围可达30 V,这使得我们可以控制调谐范围达30 V的VCO,而不需要外部电路,或者不需要有源环路滤波器。这样,我们减少了所需的外部元件数量,并将更多功能集成到芯片中。

ADF4152HV 芯片详情:http://www.analog.com/cn/products/clock-and-timing/phase-locked-loop/fractional-n-pll/adf4152hv.html

  • HMC703LP4E:8 GHz高性能小数PLL

品质因数或归一化相位噪底,小数模式下测得 -230,整数模式下测得 -233,接近约238的永久限制。就相位噪声性能而言,这是市场上最好的。HMC703LP4E 有 -60 dBc 的优异整数边界杂散性能,而市场上的典型值是-30 dBc。

HMC703LP4E 芯片详情:http://www.analog.com/cn/products/clock-and-timing/phase-locked-loop/fractional-n-pll/hmc703.html

  • HMC832ALP6GE:3.3 V/1.8 V数字逻辑、高性能宽带PLLVCO

HMC832ALP6GE 实际上是把 HMC703LP4E 的 PLL 内核和 ADI 的一款 VCO 集成到一个6 x 6 mm的封装中,具有业界领先的相位噪声和杂散性能,可以最大程度地降低阻塞效应,改善接收机灵敏度和发射机频谱纯度。 低噪底(−160 dBc/Hz)不会对发射机应用中的调制器/混频器噪底有任何影响。

与市场领先的集成VCO的HMC830 PLL尺寸兼容。 它采用3.3 V电源供电和创新型可编程性能技术,通过选择低功耗模式或高性能模式,针对各应用定制功耗和相应的噪底性能,从而提高噪底性能。

HMC832ALP6GE 芯片详情:http://www.analog.com/cn/products/clock-and-timing/phase-locked-loop/fractional-n-pll/hmc832a.html

  • ADF4356:55 MHz – 6.8 GHz PLL+超低噪声VCO

ADF4356 集成了 ADI 最新的技术和最新的设计改进,是一款通用高性能宽带PLL VCO。VCO 内核的运行频率为3.4到6.8 GHz,但在 VCO 输出之后有多个分频器,可将频率降低至 55 MHz。最终结果是您可以从 5 x 5 mm 芯片获得 55 MHz 到 6.8 GHz 的输出频率;此器件的另一个亮点是有出色的VCO相位噪声性能和PLL性能,或PLL相位噪声性能。杂散也很出色,典型值低至-85 dBc。此芯片内部有一个52位可编程模数,使得频率分辨率可以达到微赫兹。

ADF4356 芯片详情:http://www.analog.com/cn/products/clock-and-timing/phase-locked-loop/fractional-n-pll/adf4356.html

 

  • ADF5355:55 MHz – 13.6 GHz PLL和超低噪声VCO

与 ADF4356 非常相似,但有一个输出端集成了倍频器。ADF5355 输出频率范围高达13.6 GHz,最高频率提高了6.8 GHz,增加了倍频器,现在从 5 x 5 mm 芯片可以输出 55 MHz 到 13.6 GHz 的频率。此器件的下一代产品称为ADF5356,其相位噪声和杂散性能优于之前的产品。

ADF5355 芯片详情:http://www.analog.com/cn/products/clock-and-timing/phase-locked-loop/fractional-n-pll/adf5355.html

 

  • LTC6948-x:6.39 GHz集成小数N分频PLL/VCO

LTC6948 系列产品的架构与 ADF4356 相似,但有一些重要特性,比如VCO校准时间非常快,这就减少了最终锁定时间或建立时间。此外 LTC6948 系列的 1/f 相位噪声是行业最低的,接近输出信号或所需载波的相位噪声性能非常出色。参考杂散低于100 dBc,没有小数或 Σ-Δ 杂散,整数边界杂散也很低。LTC6948 系列的亮点是快速锁定时间、低杂散和低带内相位噪声。

LTC6948 芯片详情:http://www.analog.com/cn/products/clock-and-timing/phase-locked-loop/fractional-n-pll/ltc6948.html

  • HMC7044:带JESD204B接口的高性能、3.2 GHz、14路输出抖动衰减器

HMC7044 有一个 PLL VCO 内核。PLL VCO 的输出端有一个巨大输出网络和分频器,提供输出波形可编程能力,有14 路输出,每路输出有时序延迟、相位延迟、增益控制和输出波形类型控制功能,输出级非常灵活,14 路输出中的任何一路输出都能获得小于 45 fs 的抖动。

HMC7044 可用作较大系统的中央时钟系统,各端口和输出都连接到转换器,进入PLL和各种其他功能,所有一切都保持同步。HMC7044 的全部功能都集成在一个10 x 10 mm封装中,也可以使用相位噪声性能较差的参考信号,因为它内置了抖动衰减器,可清除参考信号的相位噪声。

HMC7044 芯片详情:http://www.analog.com/cn/products/clock-and-timing/clock-generation-distribution/clock-generation-devices/hmc7044.html