ADUM540X的VDD1和VISO均为5V时,输入接GPIO口,当GPIO逻辑为高,即3.3V,ADUM540X的输出电平为低还是高,这两者电平兼容吗
ADUM540X的VDD1和VISO均为5V时,输入接GPIO口,当GPIO逻辑为高,即3.3V,ADUM540X的输出电平为低还是高,这两者电平兼容吗
VDD1和VISO均为5V时,还是得看中文datasheet P4/24, 电气特性—5 V原边输入电源/5 V副边隔离电源
VIL/VIH 典型的TTL电平范围,VIL < 0.3*VDD, ViH >0.7*VDD
3.3V < 0.7*5V = 3.5V,但>VIL = 1.5V;理论上还可以被识别为“1”,但不推荐这么做,建议做个电平抬高,通过电平转换电路或者下述分立电路。
VDD1和VISO均为5V时,还是得看中文datasheet P4/24, 电气特性—5 V原边输入电源/5 V副边隔离电源
VIL/VIH 典型的TTL电平范围,VIL < 0.3*VDD, ViH >0.7*VDD
3.3V < 0.7*5V = 3.5V,但>VIL = 1.5V;理论上还可以被识别为“1”,但不推荐这么做,建议做个电平抬高,通过电平转换电路或者下述分立电路。