250µs的开启时间是从PWRDN信号正沿到有效数据之间的时间,电源周期约为100ms。这一时间不受最小灵敏度的影响,而且包括了PLL的锁定时间。PLL的锁定时间实际上超过了100µs。应该注意从关闭状态进入工作状态的启动时间可能达到10ms。这是由晶体的启动时间及其牵引电容造成的,也是在PWRDN状态下仍然使晶体保持工作状态的主要原因。
这段时间确实不包括基带电路的数据限幅时间。基带电路所需时间依赖于时间常数和重复上电的频率。当MAX1470工作在PWRDN模式时,数据限幅器输入与R1、C4断开,以防电容放电。如果重复启动之间的时间间隔较长,电容将会放电从而增加启动时间。