VL逻辑电平瞬时拉低有无影响?

AD2S80A的VL逻辑电平管脚,使用时正常为+5V供电,但由于该+5V与其他单板共用,+5V和地之间电容较多,导致刚上电时+5V有个瞬时浪涌电流,将该+5V电源电平拉低

          到3.5V,持续时间约为100us。

          1、该现象是否会影响AD2S80A芯片功能?

          2、VL电源供电如果超过+5V(+/-10%)~Vs的范围,会影响芯片的哪些功能?

          3、VL供电电压瞬时超过上述范围是否有影响?如瞬时无影响,那持续多长时间的不在范围内的供电电压会对芯片功能有影响?

 

 

另外,此问题还涉及到AD571及AD1674,请问对这两个芯片有无影响,谢谢!

Parents
  • 0
    •  Analog Employees 
    on Oct 23, 2015 4:47 PM

    VL为逻辑供电电源,如果低于最小输入范围,芯片数字逻辑部分工作可能会异常,芯片保证4.5V时能正常工作,3.5V不保证,但不会损坏器件。

    如果超出MAX最大输入范围,可能会直接损坏器件,永久性的不能工作,在进行电路设计时要考虑增加过压保护电路。

    AD571/AD1674进行设计时一样需要注意这些问题。

Reply
  • 0
    •  Analog Employees 
    on Oct 23, 2015 4:47 PM

    VL为逻辑供电电源,如果低于最小输入范围,芯片数字逻辑部分工作可能会异常,芯片保证4.5V时能正常工作,3.5V不保证,但不会损坏器件。

    如果超出MAX最大输入范围,可能会直接损坏器件,永久性的不能工作,在进行电路设计时要考虑增加过压保护电路。

    AD571/AD1674进行设计时一样需要注意这些问题。

Children
No Data