我的板子上AD9446供电条件:模拟5V管脚接模拟A5V,模拟3.3V管脚接A3.3V,而A3.3V由A5V通过AMS1117-3.3转换而来,数字3.3V管脚接D3.3V;数字地和模拟地管脚共同接模拟地。全部上电情况下,测得A5V噪声很大(10-20mV),只有在断开A3.3V时才会使A5V恢复正常(2mV以内)。请问可能是什么原因造成的。
补充一下测试过程。
实验过程:
ezmanageradiadmincdengFormerMemberzooADI_XUNFormerMemberADI_EvaCosionSharonliiu
1. 3.3V负载电流是多少 ? 电流动态负载大, 可能影响你测得结果. 把负载ADC的A3.3V断开, 测试看现象是否存在? 如果噪声改善好了, 可以尝试用电阻做负载, 已确认是否电流大影响的.
2. 可以尝试比ASM1117噪声更低的LDO.
影响有效位数的因素有很多, 参考电平噪声, 前端调理电路, 信号源性能, 地噪声, PCB layout 等, 当然电源噪声也有可能. 可以对比评估板的电路设计.