Post Go back to editing

请问AD9862的问题

请问:

1.AD9862有个Dual Channel Complex DAC Data ,但是它只有一个14位的输入端,请问如何输入两路的IQ信号?

2.其中有设置NCO、Interpolation filter、coarse modulator、fine modulator的寄存器,请问他们的参数应该如何设置?

谢谢,希望不吝赐教。

Parents
  • 你好,现在情况已经有所变化:

    我按照如下规则输入IQ信号:

    TxSYNC端口输入25Mhz的方波信号,同时,DA数据输入端口根据TxSYNC端口的高低电平,交替输入正弦信号和余弦信号。例如:高电平输入正弦信号,低电平输入余弦信号。


    但是输出的波形如上图所示,不知为何毛刺非常多???

    我尝试过锁存信号频率分别为:16Mhz32Mhz64Mhz,情况大同小异,并无改善。

    寄存器配置如下:

    寄存器00x20,重置所有寄存器;

    寄存器10x01,关闭所有Rx PATH;

    寄存器80x40,打开TxchannelA,关闭channelB

    寄存器140x80,将电流消减设置为零;

    寄存器160xff,将TxPGA增益调到最大

    寄存器180x01,采用clk2锁存,使用IQ信号;

    寄存器190x10enable both transmit digital paths;

    寄存器20~230x00,不使用变频功能。

    寄存器24:调节DLL,尝试过多种倍频;

    寄存器25:调节clk2,尝试过多种锁存频率

    上图黄色是TxSYNC信号,蓝色是输入的DA信号的da[13]位,两个信号基本重合,说明不存在TxSYNC和输入data不同步导致的亚稳态问题。

    望不吝赐教,这个问题已经困扰我一周了。


Reply
  • 你好,现在情况已经有所变化:

    我按照如下规则输入IQ信号:

    TxSYNC端口输入25Mhz的方波信号,同时,DA数据输入端口根据TxSYNC端口的高低电平,交替输入正弦信号和余弦信号。例如:高电平输入正弦信号,低电平输入余弦信号。


    但是输出的波形如上图所示,不知为何毛刺非常多???

    我尝试过锁存信号频率分别为:16Mhz32Mhz64Mhz,情况大同小异,并无改善。

    寄存器配置如下:

    寄存器00x20,重置所有寄存器;

    寄存器10x01,关闭所有Rx PATH;

    寄存器80x40,打开TxchannelA,关闭channelB

    寄存器140x80,将电流消减设置为零;

    寄存器160xff,将TxPGA增益调到最大

    寄存器180x01,采用clk2锁存,使用IQ信号;

    寄存器190x10enable both transmit digital paths;

    寄存器20~230x00,不使用变频功能。

    寄存器24:调节DLL,尝试过多种倍频;

    寄存器25:调节clk2,尝试过多种锁存频率

    上图黄色是TxSYNC信号,蓝色是输入的DA信号的da[13]位,两个信号基本重合,说明不存在TxSYNC和输入data不同步导致的亚稳态问题。

    望不吝赐教,这个问题已经困扰我一周了。


Children
No Data