请问:
1.AD9862有个Dual Channel Complex DAC Data ,但是它只有一个14位的输入端,请问如何输入两路的IQ信号?
2.其中有设置NCO、Interpolation filter、coarse modulator、fine modulator的寄存器,请问他们的参数应该如何设置?
谢谢,希望不吝赐教。
请问:
1.AD9862有个Dual Channel Complex DAC Data ,但是它只有一个14位的输入端,请问如何输入两路的IQ信号?
2.其中有设置NCO、Interpolation filter、coarse modulator、fine modulator的寄存器,请问他们的参数应该如何设置?
谢谢,希望不吝赐教。
您好,您的问题已经提交给ADI相关专家,将邀请专家尽快回答您的问题。谢谢!
您好!
对于TX来说,可分为三种模式。
1. Single Channel DAC Data
2. Two Independent Real Signal DAC Data (diversity or dual channel)
3. Dual Channel Complex DAC Data (I and Q or Single Sideband)
这三种传输模式由输入数据格式决定。各模式下的寄存器具体设置请参考数据手册中TRANSMIT…
你好,谢谢你的回答,但是我的问题没有解决:
1.我看过相关章节,但是没有提到两路IQ信号是如何输入的,原文只有如下陈述:
Both Tx paths are enabled and the two signals will be processed as a complex waveform.但是没有提及他们是按照什么规则混合输入
2.上述语句中,有:“Both Tx paths are enabled…
你好,现在情况已经有所变化:
我按照如下规则输入IQ信号:
TxSYNC端口输入25Mhz的方波信号,同时,DA数据输入端口根据TxSYNC端口的高低电平,交替输入正弦信号和余弦信号。例如:高电平输入正弦信号,低电平输入余弦信号。
但是输出的波形如上图所示,不知为何毛刺非常多???
我尝试过锁存信号频率分别为:16Mhz,32Mhz,64Mhz,情况大同小异,并无改善。
寄存器配置如下:
寄存器0:0x20,重置所有寄存器;
寄存器1:0x01,关闭所有Rx PATH;
寄存器8:0x40,打开Tx的channelA,关闭channelB
寄存器14:0x80,将电流消减设置为零;
寄存器16:0xff,将TxPGA增益调到最大
寄存器18:0x01,采用clk2锁存,使用IQ信号;
寄存器19:0x10,enable both transmit digital paths;
寄存器20~23:0x00,不使用变频功能。
寄存器24:调节DLL,尝试过多种倍频;
寄存器25:调节clk2,尝试过多种锁存频率
上图黄色是TxSYNC信号,蓝色是输入的DA信号的da[13]位,两个信号基本重合,说明不存在TxSYNC和输入data不同步导致的亚稳态问题。
望不吝赐教,这个问题已经困扰我一周了。
你好,现在情况已经有所变化:
我按照如下规则输入IQ信号:
TxSYNC端口输入25Mhz的方波信号,同时,DA数据输入端口根据TxSYNC端口的高低电平,交替输入正弦信号和余弦信号。例如:高电平输入正弦信号,低电平输入余弦信号。
但是输出的波形如上图所示,不知为何毛刺非常多???
我尝试过锁存信号频率分别为:16Mhz,32Mhz,64Mhz,情况大同小异,并无改善。
寄存器配置如下:
寄存器0:0x20,重置所有寄存器;
寄存器1:0x01,关闭所有Rx PATH;
寄存器8:0x40,打开Tx的channelA,关闭channelB
寄存器14:0x80,将电流消减设置为零;
寄存器16:0xff,将TxPGA增益调到最大
寄存器18:0x01,采用clk2锁存,使用IQ信号;
寄存器19:0x10,enable both transmit digital paths;
寄存器20~23:0x00,不使用变频功能。
寄存器24:调节DLL,尝试过多种倍频;
寄存器25:调节clk2,尝试过多种锁存频率
上图黄色是TxSYNC信号,蓝色是输入的DA信号的da[13]位,两个信号基本重合,说明不存在TxSYNC和输入data不同步导致的亚稳态问题。
望不吝赐教,这个问题已经困扰我一周了。