最近使用AD768的过程中发现,在数据转换过程中伴随时钟信号的下降沿有一个4mV左右的毛刺,同时注意到fpga到da的数据线上也有这个现象,两者之间是通过74alvc164245完成电平转换的,现在想办法去掉这个毛刺,请问有些什么好的建议!
最近使用AD768的过程中发现,在数据转换过程中伴随时钟信号的下降沿有一个4mV左右的毛刺,同时注意到fpga到da的数据线上也有这个现象,两者之间是通过74alvc164245完成电平转换的,现在想办法去掉这个毛刺,请问有些什么好的建议!
请问一下,你们在使用AD768的时候,数据位是使用74alvc164245的,那么时钟呢?是使用FPGA的普通IO口作为时钟输出然后接的74alvc164245吗?还是用的FPGA内部的时钟呢?还是其他别的方式提供的5V时钟呢?求教
请问一下,你们在使用AD768的时候,数据位是使用74alvc164245的,那么时钟呢?是使用FPGA的普通IO口作为时钟输出然后接的74alvc164245吗?还是用的FPGA内部的时钟呢?还是其他别的方式提供的5V时钟呢?求教