Post Go back to editing

AD7606B BUSY位一直为低

按照AD7606B手册上的硬件模式典型图画的电路,当CONVSTAB信号给到后,BUSY信号一直位低电平,8个通道数据完全相同,请问这个问题可能会出现在哪里?

Parents
  • 1. 5V和3.3V上电后,用示波器确认有RESET高脉冲>3us对AD7606B进行复位。

    2. 请确认1,23, 36,39引脚的电平是多少 ?

  • 您好,我也遇到同样的问题了。现在是AVCC先上电,vdrive 后上电,但是conv输入脉冲是,busy无响应,一直为低电平 。RESET高脉冲>3us有对AD7606B进行复位。1,23, 36,39引脚的电平分别是5V,3.3V,1.89,1.86。转换时cs脚为高电平。但是一直读取不了数据。想问究竟是什么原因。

  • 你好,我也遇到这个问题了,不过我已经解决了,然后我跟你说一下解决的过程:

    1.CONVSTA和CONVSTB一定要接在一起,然后加时钟信号,我就是因为这个没接,然后busy脚一直是低电平;

    2.确认1、23、36、39脚的电压,分别应该是5V、3.3V、2.5~2.7之间、2.5~2.7之间,其中1和23脚是直接上电的,要接104的电容到GND,然后36和39脚是芯片内部输出的,如果电压不对,应该是接的电容不对,两个脚都要接1uH的电容;

    3.11脚的复位信号,应该是在上电之后给一个 低-高-低 的脉冲,之后一直为高,其中高电平持续时间应该大于3us;

    4.如果用内部参考电压,42脚应该接10uH的极性电容,44、45脚的标准输出电压应该是4.5V,可接在一起,再接10uH的极性电容到GND(此条可能不重要,没有测试);

    如果还是不行 我可以给你发我的原理图。

Reply
  • 你好,我也遇到这个问题了,不过我已经解决了,然后我跟你说一下解决的过程:

    1.CONVSTA和CONVSTB一定要接在一起,然后加时钟信号,我就是因为这个没接,然后busy脚一直是低电平;

    2.确认1、23、36、39脚的电压,分别应该是5V、3.3V、2.5~2.7之间、2.5~2.7之间,其中1和23脚是直接上电的,要接104的电容到GND,然后36和39脚是芯片内部输出的,如果电压不对,应该是接的电容不对,两个脚都要接1uH的电容;

    3.11脚的复位信号,应该是在上电之后给一个 低-高-低 的脉冲,之后一直为高,其中高电平持续时间应该大于3us;

    4.如果用内部参考电压,42脚应该接10uH的极性电容,44、45脚的标准输出电压应该是4.5V,可接在一起,再接10uH的极性电容到GND(此条可能不重要,没有测试);

    如果还是不行 我可以给你发我的原理图。

Children
No Data