AD5560中RAMP rate的计算?

1、关于AD5560的FIN DAC(Vref=5V)为什么不是391uV而是381uV?

1LSB=5V/65535 *5.125=391uV

2、DS.中有一句计算方法“The fastest ramp rate is 0.775 V/μs (for a 5 V reference and an 833 kHz clock using a 2032 LSB step size and divider = 1).”

我的理解ramp rate=2032LSBs*RCLK=0.775 V/1.2us=0.646 V/us,Am I wrong?

3、“Even slower ramps can be achieved with slower SCLK” on page43 of DS.

SCLK or RCLK?why?

pls. help me ASAP. thanks a lot!

  • 首先要知道每一个LSB代表多少电压输出。按照5V Ref的话,1LSB=5.125*5/65535=0.39mV. 假设步进16LSB, 所以16 LSB step size=6.26mV就是假设需要设置的ramp步进值,clock=833kHz,clk_div=255的话,得到ramp Slew Rate= 6.26mv/(1/(833kHz/255))=20.4uV/us. Start_code End_code就是起始结束电压,中间具体走几个step size(步进)不用客户设置,最后一个step可能是非整数。

  • 非常感谢你的回答,那就基本说明是手册的问题了:

    1、手册第56页0x3F寄存器的描述,16个LSB=6.1mV,这算一个LSB约381uV,所以是按照5V/65535 *5计算的。

    2、按照手册计算是24uV/uS(page43)

    想不到ADI的发布到Rev.E的产品都有这么多错误,还是这颗芯片基本没人用。