有个问题想请教一下,我板上的AD6688测试时发现频谱有些问题,板内的芯片配置:输入时钟3GHz,使能DDC0,NCO=1/4Fs,打开6dB增益,复数输出(寄存器配置:0x200=1, 0x201=1, 0x300=0, 0x310=63, 0x56E=0, 0x590=0F ),输出接在xilinx的FPGA上,通过vivado的ILA工具抓取波形数据,将数据放在matlab上做FFT,得到频谱图,问题如下:
1、输入信号的两端距离100MHz的位置有个杂散包络;
2、改变输入信号频率发现这个包络随着输入信号频率的改变而移动,始终保持在距离输入信号100MHz附近;
3、附件图片为其中一个输入信号频率的频谱图,纵坐标单位为dbFs,对应ADC输入满量程幅度,横坐标单位为Hz,输入信号频率=900MHz。