使用ZedBoard+FMCOMMS3,利用官方程序包生成工程,下载到FPGA中,AD9361可以输出2.4G+12.5M的单音信号,现有如下疑问:
1、如何更改基带波形,使其输出带调制的信号(我尝试修改sine_lut[128]这个数组,但输出不发生变化)?
2、在SDK里如何加入仿真?
3、FPGA里的多个IP核不可以修改,那么如何使用ILA进行程序内部数据的查看?
使用ZedBoard+FMCOMMS3,利用官方程序包生成工程,下载到FPGA中,AD9361可以输出2.4G+12.5M的单音信号,现有如下疑问:
1、如何更改基带波形,使其输出带调制的信号(我尝试修改sine_lut[128]这个数组,但输出不发生变化)?
2、在SDK里如何加入仿真?
3、FPGA里的多个IP核不可以修改,那么如何使用ILA进行程序内部数据的查看?
1. demo程序有两种信号输出方式,DDS和DMA,你看到的sine_lut是DMA方式,如果想改动有效果,要首先保证程序工作在DMA模式下
2. SDK可以直接通过jtag 在线调试
3. 有些是封装的IP核,不能修改,可以试试在接口上加ILA