我在设计中利用AD8333将一个30 KHz信号降频至基带。
问题是设计中使用多个IC(多于2个通道)时,我无法同步所有信号,即便为其复位引脚设置一个信号也不行。
能否解释其中原因?
1. 关于同步,AD8333需要一个外部源来同步两个器件的内部本振(LO),从而将所有器件的LO复位到相同相位。数据手册第24页上有一段文字简要说明了时序约束条件。我不清楚客户是如何在其电路中执行此功能,但该技术曾在实验室中利用一个脉冲发生器进行测试。我觉得,只要基本系统时钟是参考时序,那么一个中央处理器(或主时钟发生器+系统时钟)和外部单次源就可以完成工作。
2. 可以不使用2个AD8333,而是使用单个AD8339,后者提供4个通道以匹配AD8334的4个通道。
3. AD8333移相器旨在与AD8331/2/4的LNA输出接口并用于CW多普勒模式,而不是与VGA输出接口。连接到VGA输出时,总体噪声水平会更高。
4. AD8333输入与AD8331/2/4 LNA输出直流匹配,因此不需要外部偏置电路和交流耦合电容。