浪涌限流电路设计包含多个元件,以下是选择元件时的注意事项:
- PFET。选定最大限流值之后,应选择低导通电阻的PFET,确保PFET导通损耗(I^2*R_ON)在技术指标范围内,且应记录达到该R_ON要求的V_GS。驱动电源应超过V_GS至少1V,为OUT引脚留出一定的裕量。
- R2。假设OUT引脚吸入~1mA电流来导通PFET,选择R2 = V_GS/1mA,其中V_GS为确保PFET R_ON要求的驱动电压。OUT引脚的裕量为1V时,该引脚可吸入高达20mA电流,但这是被浪费的电流,所以应保持尽可能低。影响是较低R2增大OUT引脚的功耗,较高R2增大关断时间。PFET导通时,OUT引脚吸入电流将为I_OUT = (V_supply - V_GS)/R2。
- R1。R2、电源电压、V_GS和OUT引脚吸入电流选定之后,即可计算R1。该电阻连接在PMOS栅极和OUT引脚之间。为了在正常工作期间为OUT引脚留出1V裕量,R1 = (V_supply - V_GS - 1V)/I_OUT。
- 总系统带宽为~10 MHz,所以环路增益应在该点之前衰减,以保证稳定性。系统的主极点在内部设置为100Hz,开环增益标称值为100dB,所以建议将外部极点/零点放在1kHz至100kHz范围之间。数据手册选择的极点频率为10kHz,零点频率为100kHz。C_comp = 1/(2*pi*R2*f_pole),Rcomp = 1/(2*pi*C_comp*f_zero)。关断时间取决于R2*C_Comp,除非R_comp较大。