Post Go back to editing

誤差放大器設計

Category: Datasheet/Specs

Hello, 在下列文章中有提到 Error integrator 對 Voltage gain amplifier 之架構

"Design and Operation of Automatic Gain Control Loops for Receivers in Modern Communications Systems"

文章中的電路架構圖如下

我想請教圖片中紅色框框處的被動元件的值是如何選擇及這一類放大器對gbw, avol有什麼樣的要求嗎?

關於被動元件的值我有參考以下文章

Low-Noise, High-PSRR LDO – Error Amplifier

https://2n3904blog.com/low-noise-high-psrr-ldo-error-amplifier/

該文章有針對被動元件得值對頻率響應得變化去做研究(頻域)

但是他並沒有比較輸入電壓與參考電壓之間的關係

我比較想觀察的現象是下列文章模擬出來的結果(時域)

Implementing a Current-Mode-Controlled Buck Converter in LTspice

https://www.allaboutcircuits.com/technical-articles/implementing-a-current-mode-controlled-buck-converter-in-ltspice/

當輸入電壓(Vout)大於參考電壓(Vref)時,誤差放大器的輸出(Vcontrol)會變小

當輸入電壓(Vout)小於參考電壓(Vref)時,誤差放大器的輸出(Vcontrol)會變大

但是該文章並沒針對被動元件的值對誤差放大器得輸出會有什麼影響做討論

想請教這部有相關的參考資料嗎

或者是第二篇文章的觀念跟第三篇文章的觀念可以如何把它連結起來呢

謝謝