如下原理图设计,检测的CP信号为正负13V,1KHz的PWM信号,ADC 选用的是AD9649BCPZ-40, 使用内部1.0V参考,使用AD8138进行衰减调理,想知道运放AD8138能否用于衰减,我的信号应该至少衰减多少倍才能保证运放的输出在ADC的输入范围内?如果可以的话麻烦帮忙检查一下原理图设计是否有问题,该怎么修改?运放的低通滤波电路是否应该修改?
如下原理图设计,检测的CP信号为正负13V,1KHz的PWM信号,ADC 选用的是AD9649BCPZ-40, 使用内部1.0V参考,使用AD8138进行衰减调理,想知道运放AD8138能否用于衰减,我的信号应该至少衰减多少倍才能保证运放的输出在ADC的输入范围内?如果可以的话麻烦帮忙检查一下原理图设计是否有问题,该怎么修改?运放的低通滤波电路是否应该修改?
把C339去掉,R383并联一个与C337一样的电容,输出Vin+ 和Vin-的位置各增加一个对地的电容。
+/-13V信号衰减到ADC输入范围,可以用ADI-DiffAmpCalc | Analog Devices
下图,增益为0.1,+/-13V信号,衰减为0.9V+/-0.65V出现在ADC的+IN和-IN。
因为ADC输入范围为0.9V+/-0.4V,所以AD8138的增益需要更小一点,将反馈电阻减小一点,比如100ohm,则信号变为0.9V+/-0.325V.