不理解,芯片手册里说的这个,关于采样中,较大分流电阻产生降低共模抑制性能的原因,及解决方案?
不理解,芯片手册里说的这个,关于采样中,较大分流电阻产生降低共模抑制性能的原因,及解决方案?
您好,请将您的问题发布在英文版块哦ez.analog.com/.../
共模抑制比性能取决于正负端阻抗匹配的程度,这个电路如果从运放的+端往外看,其等效电阻是串联的10R(电池等效为内阻为0R的恒压源,如果没有这个串联电阻,则等效为0R),而从运放的-端往外看,其等效电阻等于电流采样电阻的10R与负载电阻并联,这个芯片手册中说当电流为4mA-20mA的时候,这样也就意味着负载电阻会很大,较大的负载电阻并联10R,约等于10R。这样看,其正负两个输入端的阻抗都是10R,由此可以保证CMRR。