使用环境:
之前使用ADL5565设计过通信系统中的抗混叠滤波器。接收机通道中假信号为ADC基带信号中的高频噪声,如果不能有效的阻止,将在ADC输出的结果中引入混叠误差。ADC中的频谱混叠由以下几个因素构成:
1. 所需信号的最高频率;2. 采样率;3. ADC的分辨率
系统需求:
系统的主要输入信号中心频率为120 MHz, 所需带宽为17MHz。
根据输入信号参系统的采样结果和动态性能, 采用三阶巴特沃斯滤波器和低噪声超宽带宽差分放大器ADL5565 设计出用于高频信号直接采样系统中的抗混叠滤波器。
为了抵消三阶巴特沃斯滤波器插入损耗, 需对流过滤波器信号放大。在本系统中使用与ADC 相匹配的差分放大器ADL5565 对高频信号进行放大。
ADL5565优点:
*专为RF和IF而优化的高性能差分放大器;
*在宽频范围内提供2.1 nV/√Hz的低噪声以及出色的失真性能,从而使其成为驱动8-16位高速ADC的理想选择;
*ADL5565可以通过引脚设置提供三种可选增益,分别为6 db、12 db和15.5 db。单端配置时其增益分别降低到5.6 db、11.1 db和14.1 db;
*外接一个串联输入电阻可以灵活地扩展放大器的增益设置,可实现从0到15.5dB之间的任何增益;
*ADL5565的典型静态电流为80mA,而在禁用时电流消耗小于3mA,输入和输出间具有出色的隔离性能
如图:
解决方案:
高速ADC 可实现对高频信号进行高速、实时采样。在其输入端设计了由超低噪声的差分放大器ADL5565 和三阶巴特沃斯滤波器构成的有源带通滤波器,作为高频信号采样系统中的抗混叠滤波器使
在信号输入端设置一个高频变压器将单端信号转换为差分信号; 其输出信号将流入差分放大器ADL5565 ( 其增益为6 dB、12 dB、15.5 dB 可选,根据用以抵消滤波器网络和其他元件所产生的插入损耗所需增益进行增益选择,本电路所选增益为12 dB) 。经过差分放大器放大后的信号将会流入设计好的三阶巴特沃斯滤波器。此外,为了在抗混叠滤波器设计中获得最优的系统性能, 在放大器、滤波器和ADC之间进行了隔离。
注意事项:
1.在进行PCB 板布线时, 需考虑PCB 板存在的寄生现象、电源的旁路、线路阻抗的控制、元件的布局、信号的走向、电源与地的位置等问题。使用低寄生效应的贴片电阻、电容和电感可有效降低PCB 板存在的寄生现象,也可减少信号走线长度, 有效控制线路阻抗。在多层板布线时, 可通过将地层放置在信号层下方40 mil~60 mil(1.016 mm~1.524 mm) 处, 形成高频滤波电容, 以提高电路抗干扰能力。
2. 实际设计中,抗混叠滤波器的阶数一般不会超过5or6.,在设计中必须考虑实际信号的带宽,器件的相位裕度等等参数
3. 高质量的电容与电阻的品质对于整个系统的性能也很关键
4. 对于要求良好瞬态响应的系统,大家可以试一试贝塞尔滤波器~~~~
国庆码字不易,大家且看且珍惜。。。